侵权投诉
当前位置:

OFweek电子工程网

IC设计

正文

台积电后来居上,或抢先英特尔推3-D芯片堆叠产品

—— 台积电在2011年底推出业内首款采用3-D芯片堆叠技术的半导体芯片产品

导读: 据台湾对外贸易发展协会(TAITRA)透露,芯片代工巨头台积电(TSMC)有望超过intel,在2011年底推出业内首款采用3-D芯片堆叠技术的半导体芯片产品。

  据台湾对外贸易发展协会(TAITRA)透露,芯片代工巨头台积电(TSMC)有望超过intel,在2011年底推出业内首款采用3-D芯片堆叠技术的半导体芯片产品。

  TAITRA的报告援引了一则匿名消息: Intel曾于今年5月表示,他们将于今年年底前开始量产结合了三门晶体管技术(台积电计划14nm节点启用类似的Finfet技术)的芯片产品。而台积电这次推出采用3-D芯片堆叠技术半导体芯片产品的时间点则与其非常靠近。

  虽然台积电在与intel的3-D芯片竞速比赛中获胜了,但需要说明的是,台积电采用的技术与Intel的三门晶体管技术存在很大的区别。台积电开发的3-D芯片堆叠技术与其它半导体厂商一样,以穿硅互联技术(TSV)为核心 ,通过在互联层中采用TSV技术来将各块芯片连接在一起,以达到缩小芯片总占地面积,减小芯片间信号传输距离的目的。而英特尔采用的三门晶体管技术则是从芯片的核心部分晶体管内部结构上进行改革,业界称为FinFET,因为硅通道类似于一个从半导体基片上凸起来的鳍。

  根据外贸协会的报告,3-D技术等效增大了单芯片中的晶体管密度高达1000倍,而能耗则可降低50%左右。新技术有望解决传统的“平面”的晶体管遇到的只能二维移动电子的困难。

  在增加芯片单位面积内的晶体管密度方面,3-D芯片堆叠技术和三门晶体管技术均能起到正面的影响作用。

  TAITRA还引用了台积电研发部门高级副总裁蒋尚义的话称,台积电一直都在与芯片封装商,以及芯片自动化设计软件开发商就改善3-D芯片堆叠技术的实用性方面进行紧密合作。

 

 

--来源:EET

声明: 本文由入驻OFweek公众平台的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。

我来说两句

(共0条评论,0人参与)

请输入评论

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

文章纠错
x
*文字标题:
*纠错内容:
联系邮箱:
*验 证 码: