当前位置:

OFweek电子工程网

嵌入式设计

正文

EDA领域市场格局如何?西门子收购Mentor剑指何方?

导读: 西门子以45亿美元收购Mentor,Mentor是一家从事EDA工具开发的高科技公司,虽实力逊于Synopsys、 Cadence,但毕竟是三巨头之一,技术实力不容小视。在一些业界人士看来,Mentor被收购并不意外,但意外的是,收购Mentor的是西门子。

  OFweek电子工程网讯 日前,西门子以45亿美元收购Mentor,Mentor是一家从事EDA工具开发的高科技公司,虽实力逊于Synopsys、 Cadence,但毕竟是三巨头之一,技术实力不容小视。在一些业界人士看来,Mentor被收购并不意外,但意外的是,收购Mentor的是西门子。

EDA领域市场格局如何?西门子收购Mentor剑指何方?

  那么,什么是EDA工具,EDA领域市场格局如何,西门子收购Mentor剑指何方呢?

  EDA是什么?

  EDA工具是电子设计自动化(Electronic Design Automation),是用来辅助芯片设计的工具——在集成电路还不太复杂的阶段,靠人手工可以完成集成电路设计,但在超大规模集成电路时代,要完成上亿晶体管芯片的设计,完全靠手工的工作量异常巨大,这时候就必须采用EDA工具进行辅助设计。某种程度上,正是说 有EDA工具,才有了超大规模集成电路设计的可能。

  经过几十年的发展,EDA工具也非常丰富,有的可以进行电路设计与仿真,有的可以进行PCB自动布局布线,按照功能和使用场合,可以分为电路设计与仿真工具、PCB设计软件、IC设计软件等。

  电子电路设计与仿真是指对设计好的电路图通过仿真软件进行实时模拟,模拟出实际功能,然后通过其分析改进,从而实现电路的优化设计,主要的工具有SPICE/PSPICE、EWB、Matlab、SystemView、MMICAD等工具。SPICE由美国加州大学开发的电路分析仿真软件,用来做芯片上晶体管器件的仿真计算——在设计芯片时会用到一些电路,简单比如与非门,复杂的比如内嵌的RAM,PLL电路,SPICE是用来仿真这些电路的,提取时序信息及RC参数。

  PCB设计软件是画板级电路图,以及布局布线和仿真的工具,就是用来摆放元器件,然后再把元器件的线连接起来。主要有Protel、OrCAD、Viewlogic、 PowerPCB、 Cadence PSD等工具。

  IC设计软件包括设计仿真工具、综合工具、布局布线工具、物理验证工具等,市场份额基本被Synopsys、Cadence、Mentor瓜分。设计仿真是用来验证设计是否正确,比如 Verilog—XL、NC—verilog用于Verilog仿真,Leapfrog用于VHDL仿真,Analog Artist用于模拟电路仿真。综合工具可以把HDL变成门级网表。布局布线工具用于标准单元、门阵列已可实现交互布线。物理验证工具是指版图设计工具、版图验证工具、版图提取工具。

  EDA市场被三大巨头瓜分

  目前,Synopsys、Cadence、Mentor三巨头瓜分了大部分EDA工具市场。 Synopsys是EDA三大巨头之首。占据统治地位的产品为逻辑综合工具DC(design compiler),时序分析工具PT(prime time),这两大产品在EDA市场几乎一统江山。

  通过这两大产品Synopsys建立了完整的芯片ASIC设计FLOW包括,verilog仿真工具VCS,逻辑综合工具DC,物理布局布线工具ICC,形式验证工具formality,时序分析工具PT,参数提取工具STAR-RC,版图检查工具Hercules。DFT工具直接插入DC工具中,还有ATPG工具TetraMAX,可以说是集广而大而全于一身。

  想当年Synopsys屈居Cadence之后,自从收购Astro之后,先是和自由工具PC结合在一起,又和PC完全整合为强大的ICC,直接衔接synopsys前端和后端工具,使得Synopsys成为业界第一。

1  2  下一页>  
责任编辑:ZT
免责声明: 本文仅代表作者个人观点,与 OFweek电子工程网 无关。其原创性以及文中陈述文字和内容未经本站证实, 对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,请读者仅 作参考,并请自行核实相关内容。

我来说两句

(共0条评论,0人参与)

请输入评论

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

文章纠错
x
*文字标题:
*纠错内容:
联系邮箱:
*验 证 码: