侵权投诉
当前位置:

OFweek电子工程网

封装/测试

正文

台积电公布2.5维LSI制造战略 瞄准总承包服务

导读: 2.5维LSI已开始面向美国赛灵思(Xilinx)的FPGA实施量产,目前是通过台积电与后工序专业厂商(OSAT)等合作实现的。

  全球最大的代工企业台积电(TSMC)公布了2.5维LSI的制造战略。在2012年4月举行的封装技术国际会议“ICEP-IAAC(Joint Conferenceof “International Conference on Electronics Packaging” and “IMAPSAll Asia Conference”)2012”的主题演讲中,该公司TSV集成项目3D集成电路部门经理侯上勇公布了有关内容。

  2.5维LSI是指在形成有TSV(硅贯通孔)的硅转接板上排列封装大量芯片,实施模块化的技术。使用该技术时,与单芯片产品相比可轻松提高制造时的成品率,降低成本。而且还能够以短距离且多端子的状态将芯片间连接起来,因此芯片间的传输速度等与单芯片产品基本相同。由于具备这一特点,作为弥补微细化极限的新型集成化技术,备受业界关注。

  2.5维LSI已开始面向美国赛灵思(Xilinx)的FPGA实施量产,目前是通过台积电与后工序专业厂商(OSAT)等合作实现的。采取的是硅转接板及FPGA芯片由台积电制造、封装由OSAT负责的水平分工型业务模式。

  然而,台积电指出“该方法很难提高2.5维LSI的制造成品率”(侯上勇)。而且此次还获悉,为了提高成品率,台积电已开始向客户大力推荐总承包服务(Turnkey Service),也就是从晶圆制造到封装全部由该公司一家承包。据台积电介绍,“目前赛灵思、美国英伟达及美国阿尔特拉均在推进以总承包服务为前提的模块开发”(侯上勇)。台积电即将于2012年下半年建立能够使该技术开始投入量产的体制(图1)。

  图1:正在面向多家大客户开发2.5维LSI技术

  台积电正在为多家大客户开发2.5维LSI的测试模块。均以台积电自主开发的称为“CoWoS(Chip on Wafer on Substrate)”的芯片集成技术来制造。

 

1  2  下一页>  
声明: 本文由入驻OFweek公众平台的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。

我来说两句

(共0条评论,0人参与)

请输入评论内容...

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

文章纠错
x
*文字标题:
*纠错内容:
联系邮箱:
*验 证 码:

粤公网安备 44030502002758号