侵权投诉
当前位置:

OFweek电子工程网

网络/协议

正文

以太网端口保护需要智能化策略

导读: 除了合适的器件爬电距离和电气走线间隙之外,良好的以太网端口设计实践还需要过压和过流保护器件。算出印制电路板(PCB)的爬电距离和电气间隙之后,我们必须为以太网I/O连接的两端都选择保护器件,即线路(RJ-45)侧和驱动器(物理层或PHY)侧。

  除了合适的器件爬电距离和电气走线间隙之外,良好的以太网端口设计实践还需要过压和过流保护器件。算出印制电路板(PCB)的爬电距离和电气间隙之后,我们必须为以太网I/O连接的两端都选择保护器件,即线路(RJ-45)侧和驱动器(物理层或PHY)侧。

  以太网保护器件一般是多通道瞬态电压抑制器(TVS)二极管阵列,在各种保护技术中,这种阵列可以提供最低的箝位电压。它们提供了各种各样的小形封装,从用于单端口保护的单个器件到保护多条线路的多个器件。这些器件全部整合在一个封装内,从而最大限度降低了对电路板的空间要求。

  TVS二极管阵列在以下情况下使用:被保护的PHY电路需要低箝位电压、典型值为0.4pF至5pF的低电容以及0.1μA至25μA的低漏电流;必须对多条线路提供保护并且电路板空间有限时;由于各种威胁因素而出现瞬态电压时。

  必须为以下四种主要的过压电气威胁选择具有合适特性的TVS二极管阵列:雷击引起的浪涌、静电放电(ESD)、电快速瞬变(EFT)和电缆放电事件(CDE)。低电容在这些器件中尤其重要,它可以避免信号失真,特别是在吉比特以太网电路中。

  TVS二极管阵列必须连接在一起,以确保能够充分地抑制这些威胁因素。根据实际情况,它们应尽可能靠近电气威胁的进入点,同时将相同的地参考作为要保护的PHY。

  威胁抑制可能需要考虑其他的设计因素,比如使用保险丝,将电源线旁路电容接地(靠近PHY电源输入引脚),以确保实现正常的电源滤波。应根据IEC或其他相关标准对PCB原型进行测试,以验证PCB布局是否具有合适的爬电距离和电气间隙。这在出现电力故障和浪涌情况时,有助于防止电弧形成,并使TVS二极管阵列能够有效地抑制这些事件的发生。

  爬电距离和PCB走线间隙

  为了防止以太网PCB上出现介电击穿和火花,线路侧和地应设置足够的爬电距离和走线间隙。爬电距离是两个导电部件之间或者一个导电部件与设备的边界面之间沿绝缘体表面所测得的最短路径。

  足够的爬电距离可以防止漏电起痕,该过程会在绝缘材料表面产生局部衰减的部分传导通路,从而在绝缘表面或附近产生放电。

  漏电起痕的程度取决于两大因素:PCB材料的相对漏电起痕指数(CTI)以及诸如高度、湿度和污染物等环境因素。CTI指标提供了在标准测试时由于漏电起痕引起故障的电压的数值。IEC 112标准给出了漏电起痕和CTI的全面说明。

  电气间隙是两个导电部件(比如电路板走线)之间或者导电部件与设备的边界面之间在空中测得的最短距离。电气间隙有助于防止部件之间由于空气电离而产生的介电击穿。介电击穿水平还受PCB CTI等级、工作环境的相对湿度、温度和污染程度的影响。

1  2  3  4  5  6  下一页>  
声明: 本文由入驻OFweek公众平台的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。

我来说两句

(共0条评论,0人参与)

请输入评论内容...

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

文章纠错
x
*文字标题:
*纠错内容:
联系邮箱:
*验 证 码:

粤公网安备 44030502002758号