侵权投诉
订阅
纠错
加入自媒体

基于555定时器的多谐振荡器应用电路设计

2015-03-28 00:24
FlappyBird
关注

  繁华的都市,当夜幕降临时,五缤纷的彩灯灯便亮了起来,点亮这个黑暗的世界,给人民生活增添一点情趣,而流水灯是其中的角色之一。随着技术的不断发展,控制彩灯的电路不断更新,这里主要介绍由555定时器构成的流水灯控制电路。

  555定时器的内部结构(如图1所示):

  基于555定时器构成的多谐振荡器应用电路设计

  (1)分压器

  ①5脚悬空时。②5脚外接控制电压时。

  (2)电压比较器

  电压比较器C1和C2是两个结构完全相同的理想运算放大器。比较器有两个输入端,分别用1和0表示相应输入端上所加的电压,用表示比较器的比较结果(1代表高电平,0代表低电平)。

  555定时器组成的多谐振荡器

  由555定时器构成的多谐振荡器如图3所示,RA,RB和C是外接定时元件,电路中将高电平触发端(6脚)和低电平触发端(2脚)并接后接到RB和C的连接处,将放电端(7脚)接到RA,RB的连接处。由于接通电源瞬间,电容C来不及充电,电容器两端电压为低电平,小于(1/3)Vcc,故高电平触发端与低电平触发端均为低电平,输出为高电平,放电管V1截止。这时,电源经RA,RB对电容C充电,使电压按指数规律上升,当上升到 (2/3)Vcc时,输出为低电平,放电管V1导通,把从(1/3)Vcc上升到(2/3)Vcc由于放电管V1导通,电容C通过电阻RB和放电管放电,电路进人第二暂稳态,其维持时间的长短与电容的放电时间有关,随着C的放电,下降,当下降到(1/3)Vcc时,输出为高电平,放电管V1截止,Vcc再次对电容C充电,电路又翻转到第一暂稳态。

  基于555定时器构成的多谐振荡器应用电路设计

  CD4017逻辑功能

  CD4017芯片是十进制计数器/时序译码器,应用极其广泛。图4是CD4017的引脚图排列,采用16脚双列直插式塑料封装形式。CD4017的CL端在输入时钟脉冲的上升沿计数,时钟允许端EN为“0”时,允许时钟脉冲输入,为“1”时就禁止时钟脉冲输入。在输入时钟脉冲的作用下,10个译码输出Y0~Y9依次为高电平。R为复位端,当R=1时,计数器清零,Y0为“1”,其余Y1~Y9均为“0”.CO为进位输出端,CD4017记满10个数后,CO端输出一个正的进位脉冲。

  基于555定时器构成的多谐振荡器应用电路设计

1  2  下一页>  
声明: 本文由入驻维科号的作者撰写,观点仅代表作者本人,不代表OFweek立场。如有侵权或其他问题,请联系举报。

发表评论

0条评论,0人参与

请输入评论内容...

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

文章纠错
x
*文字标题:
*纠错内容:
联系邮箱:
*验 证 码:

粤公网安备 44030502002758号