CODASIP为其STUDIO处理器设计工具添翼AXI总线自动设计功能
德国慕尼黑,2021年10月26日 – 领先的定制化RISC-V处理器半导体知识产权(IP)核供应商Codasip今日宣布进一步强化其Studio处理器设计工具套件。其Studio 9.1工具的新增功能包括面向高性能设计添加的完整AXI总线支持,完善了对LLVM的支持以及更高的代码密度。
Studio工具是Codasip产品组合的核心组件,可用于简化定制化设计任务,确保各种规模的公司从处理器核心部分出发去实现产品的差异化。自从该工具套件在2014年推出以来,Studio一直是新兴处理器市场的领导者。通过简化处理器的定制化过程,设计师在利用Codasip的嵌入式处理器或者应用处理器内核设计来定制其理想的RISC-V处理器时,Studio可以帮助他们自动完成相关的必要步骤以达到最佳性能。
Studio为快速成长的全球RISC-V开发者社群带来了这些价值,随着今天Studio 9.1工具套件的发布,将继续扩大该工具在赋能高性能及低成本设计方面的领先优势。
9.1版本工具套件的特别之处在于:Studio用户可以得到更丰富的总线接口,即在此次添加了完整的AXI总线之后,意味着Studio已经能够支持用户去开发更加强大的应用处理器和多核系统。
在嵌入式处理器设计中,指令存储器的大小可以决定成本的高低,因此Studio 9.1中代码密度的提升功能将有助于降低系统整体成本。
Codasip的最新升级版本中包括了基于LLVM的SDK,其中有快速C/C++编译器和Linker Support Package连接支持包,他们都于2021年4月在发布Studio 9.0版本时添加到该工具套件中。在运行诸如GNU/Linux等更复杂操作系统的应用处理器中,这项升级可以显著改善对定制指令集的支持。另一项新功能为ISA子目标提供了支持,从而大幅度降低了面向不同ISA配置的多种SDK的维护成本。
Codasip首席技术官Zdenēk Prikryl (裴德)表示:“我们一直不断地推动着自己的工具产品向前演进,这源于客户类型的多样化,因此我们的新项目和开发成果能够持续地为这些设计开发工具带来进步。Codasip执着于面向我们差异化的处理器内核和工具去简化设计:它们都已被打造为能够很便捷地给不同规模的客户带来价值,使客户们能够把高性能、高性价比、具有显著差异化特点的产品快速而轻松地推向市场。”
关于Codasip
Codasip提供领先的RISC-V处理器IP及高级处理器设计工具,可为芯片设计人员提供RISC-V开放指令集架构(ISA)的所有优势,以及独有的对处理器IP进行定制的能力。作为RISC-V国际基金会的创始成员之一,以及LLVM和基于GNU处理器解决方案的长期提供商,Codasip致力于推动嵌入式处理器和应用处理器的开放标准。公司创立于2014年,总部位于德国慕尼黑市;Codasip目前在欧洲有多个研发中心,中国设有分公司,其销售代表覆盖全球。
图片新闻
技术文库
最新活动更多
-
即日-12.26立即报名>>> 【在线会议】村田用于AR/VR设计开发解决方案
-
1月8日火热报名中>> Allegro助力汽车电气化和底盘解决方案优化在线研讨会
-
1月9日立即预约>>> 【直播】ADI电能计量方案:新一代直流表、EV充电器和S级电能表
-
即日-1.14火热报名中>> OFweek2025中国智造CIO在线峰会
-
即日-1.20限时下载>>> 爱德克(IDEC)设备及工业现场安全解决方案
-
即日-1.24立即参与>>> 【限时免费】安森美:Treo 平台带来出色的精密模拟
推荐专题
发表评论
请输入评论内容...
请输入评论/评论长度6~500个字
暂无评论
暂无评论