侵权投诉
订阅
纠错
加入自媒体

安路科技: FPGA中block ram的特殊用法列举

2020-10-28 16:02
牛华网
关注

用法四:构造高速复杂的状态机

一般状态机原理框图如下:

基于rom的状态机原理如下:

· 首先明确 状态划分,状态跳转条件,状态输出

· 将现态输出与输入给到rom_a的地址端,初始化值为输出值

· 将现态输出与跳转条件给到rom_b的地址端,初始化值为次态输出

· 若状态不多,可以将rom_a与rom_b合并成一个真双口的rom

关于更多细节请参考如下相关文档:

1. 《基于FPGA的数字信号处理》 高亚军 电子工业出版社

2. EF2_datahseet_V3.9

<上一页  1  2  
声明: 本文系OFweek根据授权转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们。

发表评论

0条评论,0人参与

请输入评论内容...

请输入评论/评论长度6~500个字

您提交的评论过于频繁,请输入验证码继续

暂无评论

暂无评论

    电子工程 猎头职位 更多
    扫码关注公众号
    OFweek电子工程网
    获取更多精彩内容
    文章纠错
    x
    *文字标题:
    *纠错内容:
    联系邮箱:
    *验 证 码:

    粤公网安备 44030502002758号