安路科技: FPGA中block ram的特殊用法列举
2020-10-28 16:02
牛华网
关注
用法四:构造高速复杂的状态机
一般状态机原理框图如下:
基于rom的状态机原理如下:
· 首先明确 状态划分,状态跳转条件,状态输出
· 将现态输出与输入给到rom_a的地址端,初始化值为输出值
· 将现态输出与跳转条件给到rom_b的地址端,初始化值为次态输出
· 若状态不多,可以将rom_a与rom_b合并成一个真双口的rom
关于更多细节请参考如下相关文档:
1. 《基于FPGA的数字信号处理》 高亚军 电子工业出版社
2. EF2_datahseet_V3.9
声明:
本文系OFweek根据授权转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们。
图片新闻
技术文库
最新活动更多
-
即日-1.16立即报名>>> 【在线会议】ImSym 开启全流程成像仿真时代
-
即日-1.20限时下载>>> 爱德克(IDEC)设备及工业现场安全解决方案
-
即日-1.24立即参与>>> 【限时免费】安森美:Treo 平台带来出色的精密模拟
-
即日-1.31立即参与>>> 【限时免费下载】村田白皮书
-
即日--2.7了解详情>> 【森海塞尔】TeamConnect系列产品——提升视听之体验,塑造音频之未来
-
限时免费立即试用>> 燧石技术,赋光智慧,超越感知
推荐专题
发表评论
请输入评论内容...
请输入评论/评论长度6~500个字
暂无评论
暂无评论