安路科技: FPGA中block ram的特殊用法列举
2020-10-28 16:02
牛华网
关注
用法四:构造高速复杂的状态机
一般状态机原理框图如下:
基于rom的状态机原理如下:
· 首先明确 状态划分,状态跳转条件,状态输出
· 将现态输出与输入给到rom_a的地址端,初始化值为输出值
· 将现态输出与跳转条件给到rom_b的地址端,初始化值为次态输出
· 若状态不多,可以将rom_a与rom_b合并成一个真双口的rom
关于更多细节请参考如下相关文档:
1. 《基于FPGA的数字信号处理》 高亚军 电子工业出版社
2. EF2_datahseet_V3.9
声明:
本文系OFweek根据授权转载自其它媒体或授权刊载,目的在于信息传递,并不代表本站赞同其观点和对其真实性负责,如有新闻稿件和图片作品的内容、版权以及其它问题的,请联系我们。
图片新闻
最新活动更多
-
4月30日免费下载 >> SPM31智能功率模块助力降低供暖和制冷能耗,打造可持续未来!
-
4月30日限时免费下载>> 高动态范围(eHDR)成像设计指南
-
5月10日立即下载>> 【是德科技】精选《汽车 SerDes 发射机测试》白皮书
-
5月16日火热报名>>> OFweek锂电/半导体行业数字化转型在线研讨会
-
5月22日立即报名>>> OFweek 2024新周期显示技术趋势研讨会
-
5月28日立即观看>> 【在线研讨会】Ansys镜头点胶可靠性技术及方案
发表评论
请输入评论内容...
请输入评论/评论长度6~500个字
暂无评论
暂无评论