侵权投诉

串扰


  • 什么是近端串扰与远端串扰?

    作者:陈德恒  大家应该都有接触过Intel等公司的Designguide,对于串行总线,他们一般会有一个要求是TX与TX走一起,RX与RX走一起,或者规定如果RX与TX在同一层的话需要非常大的间距

  • 一文了解串扰的形成

    作者:陈德恒  知识越丰富,对知识的敬畏就越深。思维愈发严谨,说话也愈发谨慎,越来越像个老学究,很难再向初学者那样思路广欢乐多了。而普罗大众喜欢的是简单易懂,所以老舍巴金不如韩寒小四,研究雾霾的专家不如柴静的穹顶之下,各种明史学者也敌不过当年明月的一本明朝那些事

  • 符合3W原则,串扰率就差不多?

    作者:陈德恒据说数学家很痛恨物理学家,因为数学家辛辛苦苦推导出来的结论居然和物理学家猜出来的结论是一样的。当然这只是一个笑话,但的确身为应用工程师的我们,很多时候需要知道的应该是一个东西是怎么来的以及它的趋势,而不需要像科学家一样去完全推导他们

  • 一文揭秘串扰的耦合途径

    作者:陈德恒  场与路都是助我们理解问题,解决问题的手段。能用路解决的问题,坚决不用到场。——Mr.S虽然说串扰是电磁场的耦合,但是使用电容与电感就可以理解他。我们都知道两个导体会构成一个电容

    耦合途径串扰 2021-05-13
  • 一文了解包地与串扰

    作者:陈德恒  包地与串扰一直是业界非常关心的一个问题,围绕着它的争论非常多,那到底包地好还是不包地好呢?高速先生尝试着从理论和实际测试上来给大家做一个分析。为了验证他,高速先生做了以下几种情况:所有的走线都是9mil的微带线

    包地串扰 2021-05-13
  • 几张图让你轻松理解DDR的串扰

    让你评估高速串行信号的串扰,你会说它们的串扰在-40db以下,没什么影响。但是如果让你评估像DDR这种并行信号的串扰,你说DQ0和DQ1的串扰-30db,DQ1和DQ2的串扰-25db,DQ2和DQ3的串扰……你慢慢数,我先走了。

  • 如何应对PCB串扰?

    串扰是指一个信号在传输时,因电磁耦合等原因,对相邻的传输线产生不期望的影响,在被干扰信号表现为被注入了一定的耦合电压和耦合电流。过大的串扰可能引起电路的误触发,导致系统无法正常工作。

  • 电路设计中 减小电路板上串扰的设计原则

    随着电路板上走线密度越来越高,信号串扰总是一个难以忽略的问题。因为不仅仅会影响电路的正常工作,还会增加电路板上的电磁干扰。

  • 小间距QFN封装PCB设计串扰抑制分析

    由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入串扰的抑制方法进行了仿真分析,为此类设计提供参考。

  • 如何最大限度减少线缆设计中的串扰

    最近在做一个项目时,不得不对几组电子电线进行重新布线,让它们远离越野车的发电机,因为电容耦合产生的噪声可从发电机进入电线。这个项目让笔者想起了在通过电线、带状线缆或板对板连接器布线相互之间相邻信号时所遇到的类似情况。

    线缆串扰 2014-08-27
  • 嵌入式开发经验:如何解决嵌入式系统串扰问题

    在嵌入式系统硬件设计中,串扰是硬件工程师必须面对的问题。特别是在高速数字电路中,由于信号沿时间短、布线密度大、信号完整性差,串扰的问题也就更为突出。设计者必须了解串扰产生的原理,并且在设计时应用恰当的方法,使串扰产生的负面影响降到最小。

  • 高速PCB设计中的串扰分析与控制

    本文将介绍在信号完整性分析中抑制和改善信号串扰的方法,以及电气规则驱动的高速PCB布线技术实现信号串扰控制的设计策略。

粤公网安备 44030502002758号